電路結構
在高速模式下,主機端的差分發送模塊以差分信號驅動互連線,高速通道上呈現兩種狀態,differentia-0differential-1,從屬端的高速接收單元將低擺幅的差分數據通過高速比較器轉換成邏輯電平。在串行轉并行模塊中,高速時鐘對數據進行雙沿采樣,將高速串行數據轉換成兩路并行數據,交給后續數字電路處理。高速接收單元的總體電路結構。
輸入終端電阻由于輸入數據信號頻率高,需要進行阻抗匹配,因此在比較器的差分輸入端dp/dn之間跨接了100歐姆終端電阻,由開關進行控制,當系統要進行高速數據傳輸時,就將該終端電阻使能。由于電阻值隨工藝角、溫度筆變化比較大,因此在終端電陽RO(50歐姆)的其礎上增加了一個電陽,分別由三位控制信號控制,可通過改變控制字改變電阻大小,使終端電阻值在各工藝角及溫度下均能滿足協議要求。比較器終端電阻電路結松。 MIPI物理層一致性測試是一種用于檢測MIPI接口物理層性能是否符合規范的測試方法;上海自動化MIPI測試
國際移動行業處理器(MIPI)聯盟日前正式發布了針對移動電話的顯示器串行接口規范(DisplaySerialInterfaceSpecification,DSI)。DSI基于MIPI的高速、低功率可擴展串行互聯的D-PHY物理層規范。
基于SLVS的物理層支持高達1Gbps的數據速率,同時產生極小的噪聲?;贒-PHY技術,DSI增加了功能以滿足移動設備顯示子系統的需要,包括低功率模式、雙向通信、16、18和24位像素的本國語言支持,并具備單一接口驅動4塊顯示屏的能力,以及對緩沖和非緩沖面板的支持。 校準MIPI測試高速信號傳輸HS模式下時鐘和數據線間的時序關系測試;
MIPI-DS
IMIPI-DSI是一種應用于顯示技術的串行接口,兼容DPI(顯示像素接口,Display Pixel Interface)、DBI(顯示總線接口,Display Bus Interface)和DCS(顯示命令集,Display Command Set),以串行的方式發送像素信息或指令給外設,而且從外設中讀取狀態信息或像素信息,而且在傳輸的過程中享有自己的通信協議,包括數據包格式和糾錯檢錯機制。下圖所示的是MIPI-DSI接口的簡單示意圖。MIPI-DSI具備高速模式和低速模式兩種工作模式,全部數據通道都可以用于單向的高速傳輸,但只有個數據通道才可用于低速雙向傳輸,從屬端的狀態信息、像素等格式通過該數據通道返回。時鐘通道于在高速傳輸數據的過程中傳輸同步時鐘信號。此外,一個主機端可允許同時與多個從屬端進行通信。
2,MIPID-PHY測試項目
(1)DataLaneHS-TXDifferentialVoltages
(2)DataLaneHS-TXDifferentialVoltageMismatch
(3)DataLaneHS-TXSingle-EndedOutputHighVoltages(
4)DataLaneHS-TXStaticCommon-ModeVoltages
(5)DataLaneHS-TXStaticCommon-ModeVoltageMismatchΔV_CMTX(1,0)
(6)DataLaneHS-TXDynamicCommon-LevelVariationsBetween50-450MHz
(7)1.3.10DataLaneHS-TXDynamicCommon-LevelVariationsAbove450MHz
(8)DataLaneHS-TX20%-80%RiseTime
(9)DataLaneHS-TX80%-20%FallTime
(10)DataLaneHSEntry:T_LPXValue
(11)DataLaneHSEntry:T_HS-PREPAREValue
(12)DataLaneHSEntry:T_HS-PREPARE+T_HS-ZEROValue
(13)DataLaneHSExit:T_HS-TRAILValue
(14)DataLaneHSExit:30%-85%Post-EoTRiseTimeT_REOT
(15)DataLaneHSExit:T_EOTValue
(16)DataLaneHSExit:T_HS-EXITValue
(17)HSEntry:T_CLK-PREValue
(18)HSExit:T_CLK-POSTValue
(19)HSClockRisingEdgeAlignmenttoFirstPayloadBit
(ata-to-ClockSkew(T_SKEW[TX])
(21)ClockLaneHSClockInstantaneous:UI_INSTValue
(22)ClockLaneHSClockDeltaUI:(ΔUI)Value 信號完整性測試:檢查MIPI信號傳輸的可靠性和穩定性,包括檢測信號波形的噪聲、抖動、失真等;
通道管理層:包括時鐘切換模塊和數據融合電路,時鐘切換模塊主要為數據處理邏輯提供時鐘信號,高速接收時提供主機發送過來并進行四分頻后的時鐘,低功耗傳輸時提供數據通道0總線異或而來的同步時鐘,TA傳輸時則提供本地時鐘作為電路的同步時鐘。數據融合模塊則將物理傳輸層輸出的數據進行融合,并進行多級緩存,以備協議層進行數據的ECC、CRC檢測及數據解碼操作。
協議層:對數據進行ECC和CRC檢測,并進行數據包的解碼,輸出相應的控制信號,若檢測到MIPI協議所規定的底層協議錯誤,則標志相應的錯誤標志,在TA傳輸則進行數據包的編碼發送到物理傳輸層。
應用層:根據協議層數據包解碼結果,若是高速的圖像數據,則將數據轉換成DPI格式輸出,若是低功耗數據或命令,則將數據轉換成DBI格式輸出。 MIPI-DSI從機接口電路主要包括4個模塊:物理傳輸層模塊、通道管理層模塊、協議層模塊以及應用層模塊;USB測試MIPI測試價格多少
MIPI D-PHY信號質量測試;上海自動化MIPI測試